000 -CABECERA |
Campo de control de longitud fija |
01407nam a2200289Mi 4500 |
001 - NÚMERO DE CONTROL |
Campo de control |
ocn1026152938 |
003 - IDENTIFICADOR DE NÚMERO DE CONTROL |
Campo de control |
OCoLC |
008 - CAMPO FIJO DE DESCRIPCIÓN FIJA--INFORMACIÓN GENERAL |
Campo de control de longitud fija |
150209s2013 mx a 001 0 spa d |
020 ## - ISBN (INTERNATIONAL STANDARD BOOK NUMBER) |
ISBN |
9786073220408 |
040 ## - FUENTE DE CATALOGACIÓN |
Agencia de catalogación original |
ESUCM |
Idioma de catalogación |
spa |
Agencia que realiza la transcripción |
ESUCM |
Agencia que realiza la modificación |
ESUCM |
082 ## - NÚMERO DE LA CLASIFICACIÓN DECIMAL DEWEY |
Número de edición DEWEY |
23 |
Número de clasificación Decimal |
621.3815 |
Número de documento (Cutter) |
M285 5ed. |
100 1# - ENCABEZAMIENTO PRINCIPAL--NOMBRE PERSONAL |
Nombre de persona |
Mano, M. Morris. |
9 (RLIN) |
36410 |
245 10 - TÍTULO PROPIAMENTE DICHO |
Título |
Diseño digital: con una introducción a Verilog HDL / |
Mención de responsabilidad, etc. |
M. Morris Mano y Michael D. Ciletti. |
250 ## - MENCIÓN DE EDICIÓN |
Mención de edición |
Quinta edición |
260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC (PIE DE IMPRENTA) |
Lugar de publicación, distribución, etc. |
México : |
Nombre del editor, distribuidor, etc. |
Pearson Educación , |
Fecha de publicación, distribución, etc. |
2013 |
300 ## - DESCRIPCIÓN FÍSICA |
Extensión |
547 páginas : |
Otros detalles físicos |
ilustrado,cuadros ; |
Dimensiones |
24 cm |
500 ## - NOTA GENERAL |
Nota general |
Contiene apéndice |
500 ## - NOTA GENERAL |
Nota general |
Contiene respuestas a problemas seleccionados |
500 ## - NOTA GENERAL |
Nota general |
Contiene índice |
505 ## - NOTA DE CONTENIDO FORMATEADA |
Nota de contenido con formato preestablecido |
1. Sistemas digitales y números binarios 2. Álgebra booleana y compuertas lógicas 3. Minimización del nivel del compuertas 4. Lógica combinacional 5. Lógica secuencial síncrona 6. Registros y contadores 7. Memoria y lógica programable 8. Diseño al nivel de transferencia de registro 9. Experimentos de laboratorio con circuitos integrados estándar y FPGA 10. Símbolos gráficos estándar. |
583 ## - Nota de Acción |
Acción Realizada |
Verificado 29-10-2018 |
650 07 - ASIENTO SECUNDARIO DE MATERIA--TÉRMINO DE MATERIA |
Nombre de materia o nombre geográfico como elemento de entrada |
Circuitos lógicos |
Subdivisión general |
Diseño y construcción. |
Fuente del encabezamiento o término |
embucm |
9 (RLIN) |
36411 |
650 07 - ASIENTO SECUNDARIO DE MATERIA--TÉRMINO DE MATERIA |
Nombre de materia o nombre geográfico como elemento de entrada |
Diseño lógico. |
Fuente del encabezamiento o término |
embucm |
9 (RLIN) |
36412 |
650 07 - ASIENTO SECUNDARIO DE MATERIA--TÉRMINO DE MATERIA |
Nombre de materia o nombre geográfico como elemento de entrada |
Computadoras electrónicas digitales - Circuitos. |
9 (RLIN) |
36413 |
700 1# - ENCABEZAMIENTO SECUNDARIO--NOMBRE PERSONAL |
Nombre de persona |
Ciletti, Michael D. |
9 (RLIN) |
36414 |
942 ## - ELEMENTOS KOHA |
Fuente de clasificación o esquema de ordenación en estanterías |
|
Koha tipo de item |
Libros/ General |